硬件和射频工程师

 找回密码
 立即注册
查看: 297|回复: 5

求教DDR时钟差分信号仿真

[复制链接]
发表于 2011-12-8 15:01:00 | 显示全部楼层 |阅读模式
最近仿真DDR 时钟,仿真出来的波形和拓扑结构如下所示:
  图1: 驱动端;图2、3:接受端
  图4:驱动端发出时钟差分波形;
  图5、6:接受端收到时钟差分波形。
仿真成这样的结果却是难受,不知道怎么办?


















回复

使用道具 举报

发表于 2011-12-14 16:08:00 | 显示全部楼层
你这些数据只能让大家陪你一起难受啊
回复 支持 反对

使用道具 举报

发表于 2011-12-20 16:01:00 | 显示全部楼层
回复 支持 反对

使用道具 举报

发表于 2013-8-10 10:33:00 | 显示全部楼层
你这些数据只能让大家陪你一起难受啊
回复 支持 反对

使用道具 举报

发表于 2014-8-8 11:30:00 | 显示全部楼层
这是嘛结果啊,真是你这些数据只能让大家陪你一起难受啊
回复 支持 反对

使用道具 举报

发表于 2014-8-29 15:00:00 | 显示全部楼层
阻抗不匹配造成嚴重反射 , 考慮串上電阻試試看.
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

Archiver|手机版|小黑屋|硬件和射频工程师  

GMT+8, 2018-10-21 14:14 , Processed in 0.368724 second(s), 22 queries .

Powered by Discuz! X3.2

CoprRight © 20011-2014 hwrf.com.cn

快速回复 返回顶部 返回列表